UNIVERSIDADE FEDERAL DE UBERLÂNDIA
Faculdade de Engenharia Elétrica

Av. João Naves de Ávila, 2121, Bloco 3N - Bairro Santa Mônica, Uberlândia-MG, CEP 38400-902
Telefone: (34) 3239-4701/4702 - www.feelt.ufu.br - feelt@ufu.br
  

Timbre

Plano de Ensino

IDENTIFICAÇÃO

Componente Curricular:

SISTEMAS DIGITAIS

Unidade Ofertante:

FEELT

Código:

FEELT31409

Período/Série:

 

Turma:

B

Carga Horária:

Natureza:

Teórica:

30

Prática:

0

Total:

30

Obrigatória:

(X)

Optativa:

( )

Professor(A):

FERNANDO BENTO SILVA

Ano/Semestre:

2022/1

Observações:

 

 

EMENTA

Sistemas de numeração, lógica combinacional e sequencial.

JUSTIFICATIVA

O termo digital tornou-se parte do vocabulário diário devido ao modo intenso pelo qual os  e as técnicas digitais passaram a ser amplamente uti lizados em quase todas as áreas. Desta forma, o aluno matriculado na disciplina descobrirá os princípios, os conceitos e as operações fundamentais que são comuns aos sistemas digitais.

OBJETIVO

Objetivo Geral:

Apresentar os conceitos teóricos de sistemas digitais.

Objetivos Específicos:

Ao final da disciplina o estudante será capaz de analisar e projetar circuitos lógicos combinacionais e sequenciais, interpretando-os e resolvendo problemas práticos. Análise teórica.

PROGRAMA

5.1. Representação numérica de dados
5.1.1. Grandezas analógicas versus grandezas digitais
5.1.2. Sistemas de numeração (binário, octal, decimal e hexadecimal)
5.1.2.1. Conversão de base
5.1.2.2. Complemento de base (números com sinal)
5.1.2.3. Operações aritméticas
5.1.2.4. Flags de sinalização (carry, borrow, overflow, paridade, outros)
5.2.Lógica
5.2.1. Conceito
5.2.1.1. Tipos de lógica
5.2.2. Leis fundamentais da lógica proposicional
5.3.Portas lógicas
5.3.1. Porta inversora (NOT)
5.3.2. Porta OU (OR)
5.3.3. Porta NÃO OU (NOR)
5.3.4. Porta E (AND)
5.3.5. Porta NÃO E (NAND)

5.3.6. Porta OU EXCLUSIVO (XOR)
5.3.7. Porta COINCIDÊNCIA (XNOR)
5.4.Lógica combinacional
5.4.1. Tabela verdade
5.4.2. Álgebra booleana
5.4.2.1. Propriedades
5.4.3. Análise e síntese
5.4.3.1. Soma de produtos
5.4.3.2. Produtos de soma
5.4.3.3. Mapas de Karnaugh (técnicas de minimização)
5.4.4. Circuitos combinacionais
5.4.4.1. Somadores e subtratores
5.4.4.2. Comparadores
5.4.4.3. Codificadores e decodificadores
5.4.4.4. Circuitos multiplexadores e demultiplexadores
5.5.Circuitos sequenciais
5.5.1. Latches e Flip-flops
5.5.2. Circuitos sequenciais síncronos e assíncronos
5.5.2.1. Registrador de deslocamento
5.5.2.2. Contadores assíncronos e síncronos
5.5.2.3. Contadores programáveis
5.5.3. Máquinas de Estado
5.5.3.1. Máquina de estado Mealy e Moore

 

METODOLOGIA

O presente componente curricular será ministrado no formato presencial. Porém, recursos e plataformas decomunicação como MCONF, e-mail, OneDrive, aplicativos de mensagens, poderão ser utilizados paraotimizar a relação entre o professor e o estudante extraclasse.

Cronograma previsto para desenvolvimento do conteúdo:

29/09/2022

Apresentação do Plano de Ensino e da Disciplina: data das provas, normas para apresentação dos trabalhos, bibliografia, entre outros assuntos.

06/10/2022

Aula 1 - Representação numérica de dados.

13/10/2022

Aula 2 - Representação numérica de dados.

20/10/2022

Aula 3 – Lógica.

27/10/2022

Aula 4 – Lógica.

03/11/2022

Aula 5 - Portas lógicas.

10/11/2022

Aula 6 - Portas lógicas.

17/11/2022

Avaliação 1 – Conteúdo sobre: Representação numérica de dados, lógica e portas lógicas.

24/11/2022

Aula 7 - Lógica combinacional.

01/12/2022

Aula 8 - Lógica combinacional.

08/12/2022

Aula 9 - Lógica combinacional.

15/12/2022

Aula 10 - Lógica combinacional.

22/12/2022

Avaliação 2 - Conteúdo sobre: Lógica combinacional.

29/12/2022

Aula 11 - Circuitos sequenciais.

05/01/2023

Aula 12 - Circuitos sequenciais.

12/01/2023

Aula 13 - Circuitos sequenciais.

19/01/2023

Aula 14 - Circuitos sequenciais.

26/01/2023

Avaliação 3 - Conteúdo sobre: Circuitos sequenciais.

02/02/2023

Avaliação de Recuperação.

 

AVALIAÇÃO

Serão três avaliações teóricas.
Avaliação 1: valor de 30 pontos. Conteúdo sobre: Representação numérica de dados, lógica e portas lógicas.
Avaliação 2: valor de 30 pontos. Conteúdo sobre: Lógica combinacional.
Avaliação 3: valor de 40 pontos. Conteúdo sobre: Circuitos sequenciais.

Prova Substitutiva.
A avaliação substitutiva se aplica somente nos casos previstos no guia do estudante(normas da PROGRAD).
Data a ser definida oportunamente.
Atividade de Recuperação.
Será aplicada ao estudante que não obteve o aproveitamento mínimo necessário(60 pontos) e que possuir, no mínimo, 75% de presença. Esta atividade consistirá em uma prova que irá substituir a nota de apenas uma das avaliações semestrais, ou seja, a avaliação que o estudante obteve o pior desempenho. O estudante que realizar a atividade de recuperação terá limitada a sua nota final em 60 pontos. Data 02/02/2023.

BIBLIOGRAFIA

Básica

  1. MALVINO, Albert Paul. Eletrônica digital: princípios e aplicações. São Paulo: McGraw-Hill, 1988. 2 v.
  2. PEDRONI, Volnei A. Eletrônica digital moderna e VHDL. Rio de Janeiro: Elsevier, 2010.
  3. TOCCI, Ronald J. Sistemas digitais: princípios e aplicações. 11. ed. São Paulo: Pearson Education do Brasil, 2011.

Complementar

  1. D'AMORE, Roberto. VHDL: descrição e síntese de circuitos digitais. Rio de Janeiro: Livros Técnicos e Científicos, 2012.
  2. IDOETA, Ivan V. Elementos de eletrônica digital. 40. ed. São Paulo: Érica, 2007.
  3. MENDONÇA, Alexandre. Eletrônica digital: curso prático e exercícios. 2. ed. Rio de Janeiro: MZ, 2007.
  4. SHIBATA, Wilson M. Eletrônica digital: teoria e experiência. São Paulo: Érica, 1989.
  5. UYEMURA, John P. Sistemas digitais: uma abordagem integrada. São Paulo: Pioneira, 2002.

 

APROVAÇÃO

Aprovado em reunião do Colegiado realizada em: ____/____/______

Coordenação do Curso de Graduação: _________________________

 


logotipo

Documento assinado eletronicamente por Fernando Bento Silva, Professor(a) do Magistério Superior, em 28/09/2022, às 23:16, conforme horário oficial de Brasília, com fundamento no art. 6º, § 1º, do Decreto nº 8.539, de 8 de outubro de 2015.


QRCode Assinatura

A autenticidade deste documento pode ser conferida no site https://www.sei.ufu.br/sei/controlador_externo.php?acao=documento_conferir&id_orgao_acesso_externo=0, informando o código verificador 3959031 e o código CRC EBCBB4D9.




Referência: Processo nº 23117.058216/2022-76 SEI nº 3959031