UNIVERSIDADE FEDERAL DE UBERLÂNDIA
Faculdade de Engenharia Elétrica

Av. João Naves de Ávila, 2121, Bloco 3N - Bairro Santa Mônica, Uberlândia-MG, CEP 38400-902
Telefone: (34) 3239-4701/4702 - www.feelt.ufu.br - feelt@ufu.br
  

Timbre

Plano de Ensino

IDENTIFICAÇÃO

Componente Curricular:

SISTEMAS DIGITAIS

Unidade Ofertante:

FACULDADE DE ENGENHARIA ELÉTRICA

Código:

FEELT 31409

Período/Série:

-

Turma:

-

Carga Horária:

Natureza:

Teórica:

30

Prática:

0

Total:

30

Obrigatória:

(x )

Optativa:

( )

Professor(A):

ALAN PETRONIO PINHEIRO

Ano/Semestre:

2023/2 (acadêmico)

Observações:

 

 

EMENTA

Sistemas de numeração, lógica combinacional e sequencial.

JUSTIFICATIVA

O estudante matriculado na disciplina de Sistemas Digitais descobrirá os princípios, os conceitos e as operações fundamentais da lógica de sistemas digitais para resolver problemas práticos.

OBJETIVO

Objetivo Geral:

ao final da disciplina o estudante será capaz de: analisar e projetar circuitos lógicos digitais combinacionais, interpretando-os e resolvendo problemas práticos. Análise teórica.

Objetivos Específicos:

- aprender a usar a lógica booleana para resolver problemas;
- desenvolver a capacidade de projeto com base em elementos de engenharia.

PROGRAMA

1. Representação numérica de dados
2. Lógica
3. Portas Lógicas
4. Lógica combinacional
5. Circuitos sequenciais

METODOLOGIA

No desenvolvimento dos conteúdos desta disciplina serão ministradas aulas expositivas, contemplando a teoria, problematização e solução de exercícios, usando para tanto recursos audiovisuais e quadro. Também será utilizado computador em sala de aula pelo professor para execução de cálculos e simulações em tempo real para melhor esclarecimento dos conteúdos abordados. Adicionalmente, o estudante também terá materiais extra-classe para o estudo disponíveis no endereço www.alan.eng.br.
O horário de atendimento também é disponível no endereço: http://www.alan.eng.br/calendario/index.htm

A tabela abaixo descreve o cronograma de desenvolvimento do conteúdo durante o semestre letivo. Cronograma previsto para desenvolvimento do conteúdo teórico:

Semana 1 Apresentação e introdução à representação numérica de dados
Semana 2 Representação numérica de dados
Semana 3 Lógica (parte 1)
Semana 4 Lógica (parte 2)
Semana 5 Portas Lógicas
Semana 6 Lógica combinacional (parte 1)
Semana 7 Lógica combinacional (parte 2)
Semana 8 Lógica combinacional (parte 3)
Semana 9 Prova 1 (perspectiva)
Semana 10 Circuitos sequenciais (parte 1)
Semana 11 Circuitos sequenciais (parte 2)
Semana 12 Circuitos sequenciais (parte 3)
Semana 13 Circuitos sequenciais (parte 4)
Semana 14 Resolução de problemas (parte 1)
Semana 15 Resolução de problemas (parte 2)
Semana 16 Prova 2 e entrega de projeto

 

Ainda, aplicam-se as seguintes normas disciplinares propostas pelo docente:

a) é vedado o uso de aparelhos celulares durante a aula ficando os estudantes cientes que o descumprimento desta norma será interpretado pelo docente como comportamento indisciplinar por parte do infrator aplicando a ele as penalidades previstas no regimento da UFU;

b) a chamada será feita após 10 minutos do início da aula. Os estudantes que na oportunidade não responderem a chamada por ausência na oportunidade da realização da chamada, não terão sua falta convertida em presença mesmo que compareçam a posteriori. 

c) as atividades avaliativas são completamente individuais. Trabalhos com algum nível de similaridade estarão sujeitos a anulação de nota sem prejuízo as sanções cabíveis no regimento da UFU.

AVALIAÇÃO

Serão duas avaliações na forma de provas escritas individuais e um projeto, também individual, com a distribuição:


Prova 1: valor de 42 pontos. Projeto de circuito combinacionais.
Prova 2: valor de 42 pontos. Projeto de circuitos combinacionais e sequenciais.
Projeto: 16 pontos (o tema será definido segundo o curso de graduação do estudante)


As datas serão estipuladas em comum acordo com a turma embora haja previsão na tabela.


Para aprovação, o discente necessita obter nota igual ou superior à 60 pontos e presença mínima de 75%. Todavia, os discentes que obtiverem 75% de presença e nota final menor que 60 pontos, terão direito a uma avaliação de recuperação, a qual contemplará todo o conteúdo ministrado na disciplina e substituirá uma das provas (aquele que o estudante tirar menor pontuação). 

BIBLIOGRAFIA

Básica

1. MALVINO, A. P.; LEACH, D. P. Eletrônica Digital: Princípios e Aplicações. São Paulo: McGraw-Hill,1988

2. PEDRONI, Volnei A. Eletrônica digital moderna e VHDL . Rio de Janeiro: Elsevier, 2010.

3. TOCCI, R. J.; WIDMER, N. S. Sistemas Digitais. Princípios e Aplicações. 11a Edição. São Paulo: Prentice Hall, 2011.

 

Complementar

 

1. D’AMORE, Roberto. VHDL: descrição e síntese de circuitos digitais . Rio de Janeiro: Livros Técnicos eCientíficos, 2012.
2. IDOETA, Ivan V. Elementos de eletrônica digital . 40 ed. São Paulo: Érica, 2007, 1984.
3. MENDONÇA, A.; ZELENOVSKY, R. Eletrônica Digital: Curso Prático e Exercícios . Rio de Janeiro:MZ Ed., 2007.
4. SHIBATA, W. M. Eletrônica Digital: Teoria e Experiência. São Paulo: Érica, 1989.
5. UYEMURA, John P. Sistemas digitais: uma abordagem integrada . São Paulo: Pioneira, 2002.

 

APROVAÇÃO

Aprovado em reunião do Colegiado realizada em: ____/____/______

Coordenação do Curso de Graduação: _________________________

 


logotipo

Documento assinado eletronicamente por Alan Petronio Pinheiro, Professor(a) do Magistério Superior, em 14/01/2024, às 16:22, conforme horário oficial de Brasília, com fundamento no art. 6º, § 1º, do Decreto nº 8.539, de 8 de outubro de 2015.


QRCode Assinatura

A autenticidade deste documento pode ser conferida no site https://www.sei.ufu.br/sei/controlador_externo.php?acao=documento_conferir&id_orgao_acesso_externo=0, informando o código verificador 5100878 e o código CRC 39EFE632.




Referência: Processo nº 23117.002005/2024-41 SEI nº 5100878