UNIVERSIDADE FEDERAL DE UBERLÂNDIA
Faculdade de Engenharia Elétrica

Av. João Naves de Ávila, 2121, Bloco 3N - Bairro Santa Mônica, Uberlândia-MG, CEP 38400-902
Telefone: (34) 3239-4701/4702 - www.feelt.ufu.br - feelt@ufu.br
  

Timbre

Plano de Ensino

IDENTIFICAÇÃO

Componente Curricular:

Eletrônica Digital

Unidade Ofertante:

Faculdade de Engenharia Elétrica

Código:

FEELT31503

Período/Série:

5

Turma:

U

Carga Horária:

Natureza:

Teórica:

30

Prática:

0

Total:

30

Obrigatória:

(X)

Optativa:

( )

Professor(A):

Ernane Antônio Alves Coelho

Ano/Semestre:

2020/1

Observações:

 

 

EMENTA

Teoria básica e aplicações à Engenharia Elétrica de sistemas digitais.

JUSTIFICATIVA

(Explicitar a importância dos conteúdos a serem trabalhados e sua articulação com o Projeto Pedagógico do Curso – PPC.)

OBJETIVO

Objetivo Geral:

Ao final da disciplina o estudante será capaz de:
1. Analisar e projetar circuitos lógicos digitais combinacionais e sequenciais, interpretando-os e resolvendo problemas práticos;
2. Caracterizar e avaliar parâmetros de funcionamento de componentes comerciais com o intuito de aplicar no desenvolvimento e projeto;
3. Identificar os diferentes tipos de memórias, arquiteturas internas e aplicações.

Objetivos Específicos:

(Copiar da Ficha de Disciplina os objetivos propostos.)

PROGRAMA

1. Introdução à representação numérica de dados
1.1. Grandezas analógicas versus grandezas digitais
1.2. Sistemas de numeração
2. Portas lógicas
2.1. Inversor
2.2. “OR” e “NOR”
2.3. “AND” e “NAND”
2.4. “Exclusive-OR”
2.5. Tecnologia de portas lógicas
3. Lógica combinacional
3.1. Tabela verdade
3.2. Álgebra booleana
3.3. Análise e síntese
3.4. Técnicas de minimização
3.5. Aplicações
4. Lógica sequencial
4.1. “Latches” e “Flip-flops”
4.2. Análise e síntese de circuitos sequenciais síncronos e assíncronos
4.3. Aplicações
5. Memórias
5.1. “Random Access Memory” (RAM – estática e dinâmica)
5.2. “Read Only Memory” (ROM)
5.3. “Programmable Memories” (PROM, EPROM, FLASH)
6. Conversão de dados
6.1. Conversores D/A
6.2. Conversores A/D
7. Introdução à lógica programável
7.1. PLD - “Programmable Logical Devices”
7.2. CPLD - “Complex Programmable Logical Devices”
7.3. FPGA - “Field Programmable Gate Arrays”
7.4. Linguagem de descrição de “hardware”
7.5. Aplicações

METODOLOGIA

A plataforma para o desenvolvimento das atividades remotas será o Moodle/UFU, sendo os encontros síncronos estabelecidos por meio da ferramenta de reuniões virtuais do MS Teams, marcados dentro do próprio Moodle, ou Google Meet, como segunda opção, em caso de falha da primeira. A adoção desta plataforma será confirmada via email com os discentes na primeira semana de aula, a qual poderá ser alterada em comum acordo com os discentes.
Todas as tarefas serão propostas para os discentes e recebidas destes via plataforma escolhida. Os materiais de apoio, como documentos e apresentações em pdf, links de vídeos no Youtube, etc, serão distribuídos também via plataforma.

As atividades síncronas, descritas na tabela abaixo, as quais totalizam 30 horas-aula, serão desenvolvidas toda quarta-feira de 7:10 às 8:50. As tarefas relativas à avaliação do curso serão desenvolvidas de forma assíncrona, totalizando 6 horas-aula, integralizando assim as 30 horas do curso

As tarefas serão propostas via Moodle, em momento oportuno ao longo do curso, e devem ser postadas pelos discentes na plataforma até o último dia do período especificado na proposição da tarefa. Havendo qualquer problema para a execução da atividade, ou postagem desta, o discente deve fazer o registro do problema via email designado pelo professor.

Atividades Síncronas:

Ordem  Data Atividade Síncrona
1 03/03/2021 Apresentação do curso, avaliação e bibliografia. Grandezas analógicas (contínuas) e grandezas digitais (discretas). Sistemas de numeração, definição de bit, necessidade de utilização do sistema binário e conveniência das bases octal e hexadecimal , conversão decimal-binário-octal-hexadecimal, tamanho de palavra, byte, word. Codificação de caracteres, BCD, ASCII.
2 10/03/2021 Lógica, funções lógicas, circuitos lógicos, portas lógicas, tabela verdade. 
3 17/03/2021 Descrição algébrica de circuitos lógicos, Álgebra de Boole – Postulados e Teoremas, Teorema de DeMorgan, universalidade das portas NAND e NOR
4 24/03/2021 Análise de circuitos lógicos, mapa de Karnaugh, soma de produtos e produto de somas. Simplificação de circuitos lógicos.
5 31/03/2021 Circuitos combinacionais: somadores, comparadores, codificadores e decodificadores, conversores de código, muliplexadores e demultiplexadores.
6 07/04/2021 Tecnologias de circuitos integrados, TTL, CMOS, velocidade e propagação, carregamento e "fan out".
7 14/04/2021 Análise dos circuitos básicos de uma porta lógica, Coletor/dreno aberto, "tristate" e dispositivos "schimitt-trigger"
8 28/04/2021 "Latches" e "Flip-flops", conceito, tipos e operação
9 05/05/2021 Pulse-triggered/edge-triggered flip-flops, flip-flop mestre escravo, entradas assíncronas. Monoestáveis, biestáveis e astáveis
10 12/05/2021 Contadores assíncronos e síncronos
11 19/05/2021 Máquina de estados finitos, conceito e operação
12 26/05/2021 Aplicações de máquinas de estados finitos
13 02/06/2021 Memórias, tipos e aplicações, Conversores A/D e D/A (informativo)
14 09/06/2021 Solução da dúvidas
15 16/06/2021 Vista das avaliações

AVALIAÇÃO

A avaliação da disciplina será realizada por atividades assíncronas, as quais serão propostas, realizadas ou recebidas via Moodle. Estas consistem de questionários (questões diretas ou múltipla escolha), projetos ou simulações. A pontuação para cada tarefa é apresentada na tabela abaixo:

 

Tarefa Valor Tema
1 10 Questionário sobre sistemas de numeração
2 20 Questionário sobre Lógica, funções lógicas, circuitos lógicos, portas lógicas, tabela verdade, descrição algébrica de circuitos lógicos, Álgebra de Boole (Postulados e Teoremas, Teorema de DeMorgan), universalidade das portas NAND e NOR, análise de circuitos lógicos, mapa de Karnaugh, soma de produtos e produto de somas, simplificação de circuitos lógicos.
3 10 Questionário sobre circuitos combinacionais
4 10 Questionário sobre os aspectos tecnológicos dos circuitos lógicos, TTL, CMOS, VIH,VIL, VOH, VOL, IIH, IIL, IOH, IOL, fan-out, margem de ruído, tempo de propagação.
5 20 Responder questionário sobre Introdução à lógica sequencial, Flip-flops, contadores síncronos e assíncronos.
6 30 Questionário sobre as Máquinas de estados finitos (FSM); elaboração e apresentação de projeto proposto sobre uma aplicação de FSM.
TOTAL 100  

BIBLIOGRAFIA

Básica

1. Sistemas Digitais - Fundamentos e Aplicações - Thomas L. Floyd ISBN 8560031936 - Bookman - 9a Edição
2. Sistemas Digitais - Princípios e Aplicações - Neal S Widmer; Ronald J. Tocci, ISBN 8576059223 - PRENTICE HALL - 11a Edição
3. Eletrónica Digital – Fundamentos e Projeto – Acácio Manuel Raposo Amaral, ISBN 978-972-618-992-3 – Edições Sílabo , Lda. – 1a Edição - 2019
4. Eletrônica Digital - Teoria, Componentes e Aplicações, Mordka Szajnberg, ISBN-10:8521626053 – LTC - 1ª Edição

Complementar

1. MENDONÇA, A.; ZELENOVSKY, R. Eletrônica Digital: Curso Prático e Exercícios. Rio de Janeiro: MZ Ed., 2004.
2. SHIBATA, W. M. Eletrônica Digital: Teoria e Experiência. São Paulo: Érica, 1989.
3. TAUB, H. Circuitos Digitais e Microprocessadores. São Paulo: McGraw-Hill, 1984.
4. TAUB, H. Digital Integrated Electronics. Tokyo: McGraw-Hill Kozakusha, 1977.
5. SEDRA, A. S.; SMITH, K.C. Microeletrônica. São Paulo: Makron Books, 1995.

APROVAÇÃO

Aprovado em reunião do Colegiado realizada em: ____/____/______

Coordenação do Curso de Graduação: _________________________

 


logotipo

Documento assinado eletronicamente por Ernane Antonio Alves Coelho, Professor(a) do Magistério Superior, em 24/03/2021, às 15:58, conforme horário oficial de Brasília, com fundamento no art. 6º, § 1º, do Decreto nº 8.539, de 8 de outubro de 2015.


QRCode Assinatura

A autenticidade deste documento pode ser conferida no site https://www.sei.ufu.br/sei/controlador_externo.php?acao=documento_conferir&id_orgao_acesso_externo=0, informando o código verificador 2661609 e o código CRC 4EFE1FEC.




Referência: Processo nº 23117.005413/2021-10 SEI nº 2661609