|
UNIVERSIDADE FEDERAL DE UBERLÂNDIA Av. João Naves de Ávila, 2121, Bloco 3N - Bairro Santa Mônica, Uberlândia-MG, CEP 38400-902 |
|
Plano de Ensino
IDENTIFICAÇÃO
Componente Curricular: |
|||||||||
Unidade Ofertante: |
|||||||||
Código: |
Período/Série: |
Turma: |
|||||||
Carga Horária: |
Natureza: |
||||||||
Teórica: |
Prática: |
Total: |
Obrigatória: |
Optativa: |
|||||
Professor(A): |
Ano/Semestre: |
||||||||
Observações: |
EMENTA
Teoria básica e aplicações de sistemas digitais.
JUSTIFICATIVA
O termo digital tornou-se parte do vocabulário diário devido ao modo intenso pelo qual os circuitos digitais e as técnicas digitais passaram a ser amplamente uƟlizados em quase todas as áreas. Desta forma, o aluno matriculado na disciplina de Eletrônica Digital descobrirá os princípios, os conceitos e as operações fundamentais que são comuns aos sistemas digitais, desde uma simples chave liga/desliga até o mais complexo computador.
OBJETIVO
Objetivo Geral: |
Ao final da disciplina o estudante será capaz de: 3. Identificar os diferentes tipos de memórias, arquiteturas internas e aplicações. |
PROGRAMA
1. Introdução à representação numérica de dados
1.1. Grandezas analógicas versus grandezas digitais
1.2. Sistemas de numeração
2. Portas lógicas
2.1. Inversor
2.2. “OR” e “NOR”
2.3. “AND” e “NAND”
2.4. “Exclusive-OR”
2.5. Tecnologia de portas lógicas
3. Lógica combinacional
3.1. Tabela verdade
3.2. Álgebra booleana
3.3. Análise e síntese
3.4. Técnicas de minimização
3.5. Aplicações
4. Lógica sequencial
4.1. “Latches” e “Flip-flops”
4.2. Análise e síntese de circuitos seqüenciais síncronos e assíncronos
4.3. Aplicações
5. Memórias
5.1. “Random Access Memory” (RAM – estática e dinâmica)
5.2. “Read Only Memory” (ROM)
5.3. “Programmable Memories” (PROM, EPROM, FLASH)
6. Conversão de dados
6.1. Conversores D/A
6.2. Conversores A/D
7. Introdução à logica programável
7.1. PLD - “Programmable Logical Devices”
7.2. CPLD - “Complex Programmable Logical Devices”
7.3. FPGA - “Field Programmable Gate Arrays”
7.4. Linguagem de descrição de “hardware”
7.5. Aplicações
METODOLOGIA
Cada semana contará com 1h de aulas síncronas, realizadas na plataforma Microsoft Teams, e 1h de atividades assíncronas a serem realizadas no Moodle, compostas de listas de exercícios e questionários. Com 2h por semana, o curso terá 15 semanas, totalizando as 30 horas.
Recursos didáticos: Livros, apostilas e artigos científicos; internet; plataformas Moodle e Microsoft Teams.
Acesso a bibliografia: Os estudantes terão acesso a bibliografia disponibilizada online pela biblioteca da UFU, periódicos que disponibilizam gratuitamente acesso à base de periódicos e links de livros gratuitos fornecidos pelas editoras.
Cronograma:
Semana |
Data e hora |
Conteúdo |
1 |
15/07/21 das 8:50 às 10:40 |
Introdução à disciplina; características e usos da eletrônica digital |
2 |
22/07/21 das 8:50 às 10:40 |
Representação binária e operações |
3 |
29/07/21 das 8:50 às 10:40 |
Circuitos combinacionais: elementos básicos (portas lógicas) |
4 |
15/07/21 das 8:50 às 10:40 |
Circuitos combinacionais: análise e projeto (álgebra de Boole e mapas de Karnaugh) |
5 |
05/08/21 das 8:50 às 10:40 |
Circuitos combinacionais: análise e projeto (álgebra de Boole e mapas de Karnaugh) |
6 |
12/08/21 das 8:50 às 10:40 |
Circuitos combinacionais: sistemas modulares (somadores, decodificadores e multiplexadores) |
7 |
19/08/21 das 8:50 às 10:40 |
Circuitos combinacionais: sistemas modulares (somadores, decodificadores e multiplexadores) |
8 |
29/08/21 das 8:50 às 10:40 |
Circuitos sequenciais: elementos básicos (mulvibradores astáveis, monoestáveis ebiestáveis (latches e flip-flops) |
9 |
02/09/21 das 8:50 às 10:40 |
Circuitos sequenciais: elementos básicos (mulvibradores astáveis, monoestáveis ebiestáveis (latches e flip-flops) |
10 |
09/09/21 das 8:50 às 10:40 |
Circuitos sequenciais: sistemas modulares (contadores e registradores) |
11 |
16/09/21 das 8:50 às 10:40 |
Circuitos sequenciais: análise e projeto (máquinas de estado finitos) |
12 |
23/09/21 das 8:50 às 10:40 |
JEEL |
13 |
30/09/21 das 8:50 às 10:40 |
Circuitos sequenciais: análise e projeto (máquinas de estado finitos) |
14 |
07/10/21 das 8:50 às 10:40 |
Tecnologias digitais: TTL, CMOS, conversores A/D e D/A e lógica programável |
15 |
14/10/21 das 8:50 às 10:40 |
Tecnologias digitais: TTL, CMOS, conversores A/D e D/A e lógica programável |
AVALIAÇÃO
Questionários online serão aplicados quinzenalmente, a partir da terceira semana, totalizando 8 momentos de avaliação. A realização das atividades avaliativas será por meio da plataforma Moodle, e a avaliação será composta por questões de múltipla escolha escolhidas aleatoriamente para cada estudante (cada estudante terá um conjunto diferente de questões). A avaliação ficará disponível durante a semana, porém, após o estudante acessar a atividade ele terá um tempo determinado para realizar a avaliação. A correção das avaliações será realizada automaticamente pela plataforma Moodle.
A distribuição de pontos se dará da seguinte forma (totalizando 100 pontos):
Semana |
Pontuação |
2 |
4 |
3 |
10 |
5 |
18 |
7 |
14 |
9 |
14 |
11 |
14 |
13 |
18 |
15 |
8 |
BIBLIOGRAFIA
Básica
1. TOCCI, RONALD J. & WIDMER, NEAL S. Sistemas Digitais. Princípios e Aplicações. 10a edição. São Paulo. Prentice Hall, 2008.
2. IDOETA, IVAN V. & CAPUANO, FRANCISCO G. Elementos de Eletrônica Digital. 28a edição. São Paulo. Editora Érica, 1998.
3. FLOYD, Thomas. Sistemas digitais: fundamentos e aplicações. Bookman Editora, 2009.
Complementar
1. MALVINO, ALBERT P. & LEACH, DONALD P. Eletrônica Digital: Princípios e Aplicações. Tradução: Carlos Richards Jr. Revisão técnica: Antônio Pertence Jr. São Paulo. McGraw-Hill, 1987. Vol. I - Lógica Combinacional eVol. II – Lógica Sequencial.
2. TAUB, D.S. Digital Integrated Electronics. McGraw-Hill, 1977.
3. SEDRA, S. & SMITH, K.C. Microelectronic Circuits. Oxford University Press, 1998.
4. MILLMAN, A. GRABEL. Microelectronics. McGraw-Hill, 1987.
APROVAÇÃO
Aprovado em reunião do Colegiado realizada em: ____/____/______
Coordenação do Curso de Graduação: _________________________
| Documento assinado eletronicamente por Fernando Pasquini Santos, Professor(a) do Magistério Superior, em 15/07/2021, às 11:44, conforme horário oficial de Brasília, com fundamento no art. 6º, § 1º, do Decreto nº 8.539, de 8 de outubro de 2015. |
| A autenticidade deste documento pode ser conferida no site https://www.sei.ufu.br/sei/controlador_externo.php?acao=documento_conferir&id_orgao_acesso_externo=0, informando o código verificador 2854954 e o código CRC DF195143. |
Referência: Processo nº 23117.039263/2021-30 | SEI nº 2854954 |