|
UNIVERSIDADE FEDERAL DE UBERLÂNDIA Av. João Naves de Ávila, 2121, Bloco 3N - Bairro Santa Mônica, Uberlândia-MG, CEP 38400-902 |
|
Plano de Ensino
IDENTIFICAÇÃO
Componente Curricular: |
|||||||||
Unidade Ofertante: |
|||||||||
Código: |
Período/Série: |
Turma: |
|||||||
Carga Horária: |
Natureza: |
||||||||
Teórica: |
Prática: |
Total: |
Obrigatória: |
Optativa: |
|||||
Professor(A): |
Ano/Semestre: |
||||||||
Observações: |
EMENTA
Sistemas de numeração, lógica combinacional e sequencial.
JUSTIFICATIVA
O termo digital tornou-se parte do vocabulário diário devido ao modo intenso pelo qual os circuitos digitais e as técnicas digitais passaram a ser amplamente utilizados em quase todas as áreas. Desta forma, o aluno matriculado na disciplina descobrirá os princípios, os conceitos e as operações fundamentais que são comuns aos sistemas digitais.
OBJETIVO
Objetivo Geral: |
Aplicações experimentais de sistemas digitais. |
Objetivos Específicos: |
Ao final da disciplina o estudante será capaz de analisar e projetar circuitos lógicos combinacionais e sequenciais, interpretando-os e resolvendo problemas práticos. |
PROGRAMA
5.1. Portas lógicas e circuitos combinacionais
5.1.1. Manipulando portas lógicas da família TTL (7400, 7402, 7404, 7408, 7432, 7486 e 74266).
5.1.2. Introdução à lógica programável e implementação de portas lógicas utilizando VHDL.
5.1.3. Implementação de circuitos combinacionais em VHDL e uso de variáveis intermediárias.
5.1.4. Implementação de circuitos combinacionais por meio da tabela da verdade em VHDL.
5.1.5. Simplificação por álgebra de Boole/Mapas de Karnaugh e montagem de circuitos combinacionais utilizando circuitos integrados da família TTL.
5.1.6. Implementação de circuitos combinacionais utilizando multiplexadores (CI 74151).
5.1.7. Implementação de multiplexadores e demultiplexadores em VHDL.
5.1.8. Circuitos aritméticos: soma e subtração utilizando o circuito integrado 7483.
5.2. Circuitos sequenciais
5.2.1. Tabela da verdade do flip-flop 7473, formas de onda, divisão de frequência e contagem assíncrona.
5.2.2. Implementação de latch e flip-flop JK mestre escravo com preset e clear em VHDL.
5.2.3. Implementação de registrador de deslocamento.
5.2.4. Implementação de contadores assíncronos e síncronos.
METODOLOGIA
O presente componente curricular será ministrado no formato presencial. Porém, recursos e plataformas de comunicação como e-mail, OneDrive, aplicativos de mensagens, poderão ser utilizados para otimizar a relação entre o professor e o estudante extraclasse. Cronograma previsto para desenvolvimento do conteúdo:
Sem |
Data |
Conteúdo |
SEM1 |
09/01/2024 10/01/2024 |
(sala 1C204-B) Apresentação do Plano de Ensino e da Disciplina: data das provas, bibliografia, normas do laboratório, entre outros assuntos. |
SEM2 |
16/01/2024 17/01/2024 |
(sala 1C204-B) Aprendendo a utilizar o kit didático DataPool 8810 (Imprimir e levar o roteiro de laboratório). |
SEM3 |
23/01/2024 24/01/2024 |
(sala 1C204-B) Portas lógicas e circuitos combinacionais básicos (Imprimir e levar o roteiro de laboratório). |
SEM4 |
30/01/2024 31/01/2024 |
(sala 1C204-B) Multiplexadores digitais. (Imprimir e levar o roteiro de laboratório). |
SEM5 |
06/02/2024 07/02/2024 |
(sala 1C204-B) Circuitos aritméticos. (Imprimir e levar o roteiro de laboratório). |
SEM6 |
13/02/2024 14/02/2024 |
Carnaval |
SEM7 |
20/02/2024 21/02/2024 |
(sala 1C204-B) Flip Flop JK Mestre Escravo com Clear. Tabela da verdade, formas de onda, aplicação como divisor de frequência e contador assíncrono. (Imprimir e levar o roteiro de laboratório). |
SEM8 |
27/02/2024 28/02/2024 |
(sala 1C204-B) Flip Flop JK Mestre Escravo com Clear. Contador síncrono. (Imprimir e levar o roteiro de laboratório). |
SEM9 |
05/03/2024 06/03/2024 |
Vem para UFU |
SEM10 |
12/03/2024 13/03/2024 |
(sala 1C204-B) Prova 1 – Prova montagem no kit didático |
SEM11 |
19/03/2024 20/03/2024 |
(sala 1C204-B) Introdução ao software QUARTUS e implementação de Portas Lógicas utilizando o esquemático. |
SEM12 |
26/03/2024 27/03/2024 |
(sala 1C204-B) Utilização do software QUARTUS para implementação dePortas Lógicas utilizando VHDL. Utilização de sinal intermediário (variável). |
SEM13 |
02/04/2024 03/04/2024 |
(sala 1C204-B) QUARTUS: Implementação de uma tabela da verdade. Multiplexadores/Demultiplexadores. |
SEM14 |
09/04/2024 10/04/2024 |
(sala 1C204-B) QUARTUS: Instruções IF, THEN, ELSE e Flip-Flops. |
SEM15 |
16/04/2024 17/04/2024 |
(sala 1C204-B) Prova 2 – Prova com o software QUARTUS |
SEM15 |
19/04/2024 |
(sala 1C204-B) Prova Substitutiva |
SEM16 |
23/04/2024 24/04/2024 |
(sala 1C204-B) Prova de recuperação |
A complementação do conteúdo caso necessário, será realizada por meio de Trabalho Discente Efetivo (TDE). Essa carga horária reposta, será feita por meio de aulas extras para solução de dúvidas encontradas no software QUARTUS.
AVALIAÇÃO
As avaliações serão constituídas de duas provas de dupla.
• Prova 1: valor de 50,00 pontos.
• Prova 2: valor de 50,00 pontos.
• Prova Substitutiva: valor 50,00 pontos. Será aplicada somente aos alunos que perderam uma das duas avaliações e apresentaram justificativa no departamento. Conteúdo de toda a matéria. Data: 19/04/2024, horário a definir com os alunos.
• Prova de Recuperação: Será aplicada ao estudante que não obteve o aproveitamento mínimo necessário (60 pontos) e que possuir, no mínimo, 75% de presença. Esta atividade consistirá em uma prova que irá substituir a nota de 50,00 pontos de uma das duas provas do semestre. O estudante que realizar a atividade de recuperação terá limitada a sua nota final em 60 pontos. Será cobrado todo conteúdo dado no semestre.
BIBLIOGRAFIA
Básica
1. MALVINO, Albert Paul. Eletrônica digital: princípios e aplicações. São Paulo: McGraw-Hill, 1988. 2 v.
2. PEDRONI, Volnei A. Eletrônica digital moderna e VHDL. Rio de Janeiro: Elsevier, 2010.
3. TOCCI, Ronald J. Sistemas digitais: princípios e aplicações. 11. ed. São Paulo: Pearson Education do Brasil, 2011.
Complementar
1. D'AMORE, Roberto. VHDL: descrição e síntese de circuitos digitais. Rio de Janeiro: Livros Técnicos e Científicos, 2012.
2. IDOETA, Ivan V. Elementos de eletrônica digital. 40. ed. São Paulo: Érica, 2007.
3. MENDONÇA, Alexandre. Eletrônica digital: curso prático e exercícios. 2. ed. Rio de Janeiro: MZ,2007.
4. SHIBATA, Wilson M. Eletrônica digital: teoria e experiência. São Paulo: Érica, 1989.
5. UYEMURA, John P. Sistemas digitais: uma abordagem integrada. São Paulo: Pioneira, 2002.
APROVAÇÃO
Aprovado em reunião do Colegiado realizada em: ____/____/______
Coordenação do Curso de Graduação: _________________________
Documento assinado eletronicamente por Fernando Bento Silva, Professor(a) do Magistério Superior, em 15/01/2024, às 10:37, conforme horário oficial de Brasília, com fundamento no art. 6º, § 1º, do Decreto nº 8.539, de 8 de outubro de 2015. |
A autenticidade deste documento pode ser conferida no site https://www.sei.ufu.br/sei/controlador_externo.php?acao=documento_conferir&id_orgao_acesso_externo=0, informando o código verificador 5102288 e o código CRC FD0CE039. |
Referência: Processo nº 23117.002005/2024-41 | SEI nº 5102288 |